Je hoort mij niet ontkennen dat ze de AMD-64 extensies gaan gebruiken; wél bestrijd ik dat dat inhoudt dat beide processoren intern dan ook 100% hetzelfde omgaan met bepaalde instructies.
de instructie die ik hier namelijk bedoel heeft namelijk totaal *NIETS* te maken met 64-bit extensies. Het is leuk dat je zo'n mooi linkje gevonden hebt, maar dus totaal niet relevant.
Ik stel voor dat mensen die serieus een discussie willen starten zich eerst even verdiepen in de verschillende instructiesets en architecturen van AMD en Intel. Ik wil niemand voor de kop stoten, maar dit is toch wel heel ernstig ongefundeerd geblaat

)
Maar hoe dan ook; we hebben bij d.net nog geen prescott ter test gehad, dus de exacte mogelijkheden zijn nog niet bekend. We zullen het zien!
http://www.digit-life.com/articles2/rou ... scott.html
ALU acceleration
ALU now features a special shift/rotate unit that now enables to execute these operations in the double-speed ALU (in Northwood they were processed in the ALU Complex Instructions unit and required more clocks). Besides, they sped up the integer multiply operation previously executed in the FPU. The new core has a dedicated block for it.
Besides, there's a number of smaller improvements to speed up the FPU (and MMX) processing. But we better test it further in the article, in the test part.
samenvatting: dit staat
totaal los van 64-bit instructiesets.
(dat zal jullie leren dat als Floppus ergens mee komt, hij wel zorgt dat hij weet waar die het over heeft

)